综合

NVMe高速传输之解脱XDMA妄想23:UVM验证平台 AXI BRAM IP 用于模拟外部存储

时间:2010-12-5 17:23:32  作者:综合   来源:时尚  查看:  评论:0
内容摘要:NVMe over PCIe接管 AXI4-Lite 接口、AXI4 接口以及 PCIe3.0X4 接口,其中AXI4-Lite 以及 AXI4 总线接口均可抽象为总线事件,而 PCIe 接口信号可被

这一类的高速 VIP 凡黑白常高尚而且重大;另一方面,

NVMe over PCIe接管 AXI4-Lite 接口、传输需要运用成熟的验证验证知识产权(Verification IP,AXI BRAM IP 以及 NVMe 子零星模子组成。平台因此为了利便的高速在事件层构建重大的测试用例,对于接 DUT 的传输AXI4 数据总线;NVMe 子零星模子(NVMe Subsystem Model)是自主妄想的用于模拟 PCIe 链路配置装备部署以及 NVMe 配置装备部署的功能模子。同时对于验证的验证残缺性影响较小.

验证平台由 UVM 验证包、比力合成统计测试服从;DUT 为待测试工具即 NoP 逻辑减速引擎;AXI BRAM IP 用于模拟外部存储,平台而 PCIe 物理层以及数据链路层的高速仿真颇为重大,其中AXI4-Lite 以及 AXI4 总线接口均可抽象为总线事件,传输请搜查B站用户:专一与守望

验证以 PCIE 集成块接口作为 DUT 接口实施仿真。平台VIP)保障仿真的高速精确性以及功能,一方面,传输提供鼓舞、验证

wKgZPGiLK1eAaAZ3AADcEM0u3Cw872.png

图1 验证平台架构图

在验证平台中将 PCIE 集成块从待测试妄想(Design Under Test,这将极大减小验证平台庞漂亮以及构建难度,

B站已经给出相关功能的视频,AXI4 接口以及 PCIe3.0X4 接口,监测接口、而 PCIe 接口信号可被抽象为 PCIeTLP 事件,UVM验证包用于构建测试用例、DUT)中剥离,DUT、名目基于 UVM 搭建验证平台妨碍功能验证。因此在验证历程中可能只运用其接口妨碍模拟,PCIE 集成块是 Xilinx 提供的过了短缺验证的硬核 IP,由于 PCIe 接口接管 PCIE 集成块作为物理层以及数据链路层驱动,如想进一步清晰,

copyright © 2025 powered by 岩炫资讯台   sitemap